close

Вход

Забыли?

вход по аккаунту

код для вставкиСкачать
Систематизация
программно-технических средств
управляющих систем АЭС
Дурнев Владимир Николаевич
к.т.н. Черняев Алексей Николаевич
Колчев Константин Константинович
2
Структура технических и
программно-технических средств
3
Виды обрабатываемых сигналов
Аналоговый непрерывный сигнал, приращение которого стремится к
нулю с уменьшением интервала времени между
наблюдениями.
Дискретный это модель сигнала,
• полученная путем выборки значений аналогового сигнала
через конечные интервалы времени (интервалы
квантования по времени);
• которая приближается к аналоговому сигналу при
стремлении интервала квантования по времени к нулю;
• принимающая бесконечное множество значений.
Цифровой
это модель сигнала,
• полученная в результате распределения бесконечного
множества значений дискретного сигнала по конечному
числу уровней (интервалы квантования по уровню);
• которая приближается к дискретному сигналу при
стремлении интервала квантования по уровню к нулю;
• принимающая конечное множество значений.
4
Технологии построения электронных
и интегральных схем
• Аналоговые схемы:
▫ Операционные усилители;
• Дискретные схемы:
▫ Комплементарная структура металл-оксидполупроводник (КМОП/CMOS);
▫ Транзисторно-транзисторная логика
(ТТЛ/TTL);
▫ Эмиттерно-связанная логика (ЭСЛ/ECL).
5
Разновидности интегральных схем
• Программируемые логические интегральные
схемы (ПЛИС/PLD):
▫
▫
▫
▫
Programmable Logic Array (PLA);
Programmable Array Logic (PAL);
Complex Programmable Logic Device (CPLD);
Field-Programmable Gate Array (FPGA);
• Непрограммируемые интегральные схемы:
▫ Application-specific integrated circuit (ASIC).
6
Programmable Logic Array (PLA)
7
Complex Programmable Logic Device
(CPLD)
8
Field-Programmable Gate Array (FPGA)
9
Application-Specific Integrated Circuit
(ASIC)
• Проектирование на основе стандартных
ячеек
выполняется путем объединения типовых функциональных
блоков,
реализованных
в
САПР,
разработанных
производителем ASIC с целью достижения высокой
плотности заполнения подложки интегральных схем
логическими вентилями с учетом ограничений по
электрическим характеристикам.
• Матричное проектирование
выполняется путем нанесения контактных соединений на
заранее изготовленные полупроводниковые подложки,
содержащие активные элементы (например, транзисторы).
10
Application-Specific Integrated Circuit
(ASIC)
• Заказное проектирование
выполняется
путем
полной
интегральной схемы.
разработки
• Структурное проектирование
выполняется
с
использованием
предварительно
разработанных
производителем
ASIC
функциональных
блоков, реализованных на полупроводниковой
подложке.
11
Микроконтроллер (MCS-51)
12
Процессор (Intel P6)
13
Критерии отнесения ПТС к уровням
систематизации
Уровень
систематизации
Способ выполнения
функции
Уровень программного С
помощью
обеспечения
последовательного
инструкций
пользовательской
процессора,
путем
выполнения
машинных
Уровень
технологий С
помощью
интегральной
схемы
при
интегральных схем
прохождении сигнала от входных контактов
интегральной схемы к выходным
Уровень
технологий С помощью одной или нескольких технологий
электронных схем
электронных схем при прохождении сигнала по
элементам схемы.
14
Способы задания функции
электронных и интегральных схем
Уровень
систематизации
Способ задания
пользовательской
функции
Форма представления
пользовательской
функции
Уровень программного
обеспечения
Программирование
Программа
Уровень технологий
интегральных схем
Конфигурирование
Конфигурация
Уровень технологий
электрических схем
Конструирование
Электронная схема
15
Заключение
Систематизация ПТС
• охватывает все современные технические и программнотехнические средства, применяемые в управляющих
системах ТЭС и АЭС,
• устанавливает соответствие между уровнями и способами
задания функций электронных и интегральных схем,
• определяет однозначную границу уровней ПТС, что
является обязательным требованием при стандартизации,
• является базой для выбора технических и программнотехнических средств управляющих систем АЭС,
• определяет
терминологию
способов
задания
и
представления
пользовательской
функции
для
различных видов технических и программно-технических
средств.
16
Заключение
• Систематизация
позволяет
отказаться
от
неопределенного и многозначного понятия «жесткой»
логики, вносящего разногласия и споры при выборе
технических средств управляющих систем безопасности
АЭС и вызывающего проблемы лицензирования.
• Технические
и
программно-технические
средства,
принадлежащие разным уровням систематизации,
отвечают требованию аппаратного разнообразия при
проектировании управляющих систем безопасности АЭС.
• Систематизация ПТС должна использоваться для
формирования требований к управляющим системам
АЭС в форме ограничения на виды применяемых
устройств.
• На всех этапах жизненного цикла управляющих систем
АЭС рекомендуется использовать терминологию в
соответствии с данной систематизацией.
17
Спасибо за внимание!
1/--страниц
Пожаловаться на содержимое документа